Устройство обработки информации системная шина

Системная шина процессора предназначена для обмена информацией микропроцессора с любыми внутренними устройствами микропроцессорной системы (контроллера или компьютера). В качестве обязательных устройств, которые входят в состав любой микропроцессорной системы, можно назвать ОЗУ, ПЗУ, таймер и порты ввода-вывода. Структурная схема простейшего микропроцессорного устройства приведена на рисунке 1.

В состав системной шины в зависимости от типа процессора входит одна или несколько шин адреса, одна или несколько шин данных и шина управления. Несколько шин данных и адреса применяется для увеличения производительности процессора и используется только в сигнальных процессорах. В универсальных процессорах и контроллерах обычно применяется одна шина адреса и одна шина данных.

В понятие шины вкладывают разное значение при рассмотрении различных вопросов. В простейшем случае под понятием шина подразумевают параллельно проложенные провода, по которым передаётся двоичная информация. При этом по каждому проводу передаётся отдельный двоичный разряд. Информация может передаваться в одном направлении, как, например, для шины адреса или шины управления, или в различных направлениях (для шины данных). По шине данных информация передаётся либо к процессору, либо от процессора в зависимости от операции записи или чтения, которую в данный момент осуществляет процессор.

В любом случае все сигналы, необходимые для работы системной шины формируются микросхемой процессора как это рассматривалось при изучении операционного блока. Иногда для увеличения скорости обработки информации функции управления системной шины берёт на себя отдельная микросхема (например контроллер прямого доступа к памяти или сопроцессор). Арбитраж доступа к системной шине при этом осуществляет контроллер системной шины (в простейшем случае достаточно сигнала занятости шины).

В некоторых случаях в понятие шина дополнительно включают требования по уровням напряжения, которыми представляются нули и единицы, передаваемые по её проводам. В состав требований могут быть включены длительности фронтов передаваемых сигналов, типы используемых разъёмов и их распайка, последовательность передаваемых сигналов и скорость их передачи.

Устройство обработки информации системная шина

Рисунок 1. Структурная схема подключения микропроцессорных устройств к системной шине

При подключении различных устройств к системной шине возникает вопрос — как различать эти устройства между собой? Единственный способ сделать это использовать индивидуальный адрес для каждого устройства, подключенного к системной шине микропроцессора. Так как адресация производится к каждой ячейке устройства индивидуально, то возникает понятие адресного пространства, занимаемого каждым устройством и адресного пространства микропроцессорного устройства в целом.

Видео:Системная шина процессораСкачать

Системная шина процессора

Адресное пространство микропроцессорного устройства.

Адресное пространство микропроцессорного устройства изображается графически прямоугольником, одна из сторон которого представляет разрядность адресуемой ячейки этого микропроцессора, а другая сторона — весь диапазон доступных адресов для этого же микропроцессора. Обычно в качестве минимально адресуемой ячейки памяти выбирается восьмиразрядная ячейка памяти (байт). Диапазон доступных адресов микропроцессора определяется разрядностью шины адреса системной шины. При этом минимальный номер ячейки памяти (адрес) будет равен 0, а максимальный определяется из формулы:

Для шестнадцатиразрядной шины это будет число 65535 (64K). Адресное пространство этой шины и распределение памяти микропроцессорной системы, изображённой на рисунке 1, приведено на рисунке 2, а распределение памяти микропроцессорной системы, изображённой на рисунке 1, приведено на рисунке 3.

Рисунок 2. Адресное пространство шестнадцатиразрядной шины адреса

Рисунок 3. Распределение памяти микропроцессора с шестнадцатиразрядной шиной адреса

Микропроцессоры после включения питания и выполнения процедуры сброса всегда начинают выполнение программы с определённого адреса, чаще всего нулевого. Однако есть и исключения. Например процессоры, на основе которых строятся универсальные компьютеры IBM PC или Macintosh стартуют не с нулевого адреса. Программа должна храниться в памяти, которая не стирается при выключении питания, то есть в ПЗУ.

Выберем для построения микропроцессорной системы микросхему ПЗУ объёмом 2 килобайта, как это показано на рисунке 1. При рассмотрении построения блока обработки сигналов мы договорились, что процессор после сброса начинает работу с нулевого адреса, поэтому разместим ПЗУ в адресном пространстве начиная с нулевого адреса. Для того, чтобы нулевая ячейка ПЗУ оказались расположенной по нулевому адресу адресного пространства микропроцессора, старшие разряды шины адреса должны быть равны 0.

При построении схемы необходимо декодировать старшие пять разрядов адреса (определить, чтобы они были равны 0). Это выполняется при помощи дешифратора адреса, который в данном случае вырождается в пятивходовую схему «ИЛИ» Это связано с тем, что внутри ПЗУ уже есть одиннадцативходовый дешифратор адреса. При использовании дешифратора адреса, обращение к ячейкам памяти выше двух килобайт не приведёт к чтению ячеек ПЗУ, так как на входе выбора кристалла CS уровень напряжения останется высоким.

Читайте также: Шина посадочный диаметр 20 дюймов

Теперь подключим микросхему ОЗУ. Для примера выберем микросхему объёмом 8 Кбайт. Для выбора любой из ячеек этой микросхемы достаточно тринадцатибитового адреса, поэтому необходимо дополнительно декодировать три оставшихся разряда адреса. Так как начальные ячейки памяти адресного пространства уже заняты ПЗУ, то использовать нельзя. Выберем следующую комбинацию цифр 001 и используем известные нам принципы построения схемы по произвольной таблице истинности. Дешифратор адреса выродится в данном случае в трёхвходовую схему «И-НЕ» с двумя инверторами на входе. Схема этого дешифратора приведена на рисунке 1. Приведённый дешифратор адреса обеспечивает нулевой уровень сигнала на входе CS только при комбинации старших бит 001. Обратите внимание, что так как объём ПЗУ меньше объёма ОЗУ, то между областью адресов ПЗУ и областью адресов ОЗУ образовалось пустое пространство неиспользуемых адресов памяти.

И, наконец, так как все микропроцессоры предназначены для обработки данных, поступающих извне, то в любой микропроцессорной системе должны присутствовать порты ввода-вывода. Порт ввода-вывода отображается в адресное пространство микропроцессорного устройства как одиночная ячейка памяти, поэтому порт ввода вывода можно разместить по любому свободному адресу. Проще всего построить дешифратор числа FFFFh. В этом случае дешифратор превращается в обычную 16-ти входовую схему «И-НЕ», поэтому и выберем эту ячейку памяти в адресном пространстве микропроцессора для размещения порта ввода-вывода.

Видео:03. Основы устройства компьютера. Память и шина. [Универсальный программист]Скачать

03. Основы устройства компьютера. Память и шина. [Универсальный программист]

Способы расширения адресного пространства микропроцессора.

Известно, что размер адресного пространства определяется разрядностью счётчика команд микропроцессора. Достаточно часто при развитии микропроцессорной системы возможности адресного пространства исчерпываются. В таком случае приходится прибегать к методам расширения адресного пространства.

Для расширения адресного пространства можно воспользоваться параллельным портом. Внешние выводы параллельного порта при этом используются в качестве старших битов адресной шины. Такой метод расширения адресного пространства называется страничным методом адресации. Регистр данных параллельного порта при использовании его для расширения адресного пространства будет называться переключателем страниц. Схема использования параллельного порта в качестве переключателя страниц памяти приведена на рисунке 4.

Рисунок 4. Использование параллельного порта в качестве переключателя страниц памяти

В этой схеме параллельный порт используется в качестве простейшего контроллера памяти микропроцессорного устройства. При применении восьмиразрядного параллельного порта в микропроцессорной системе появились дополнительные восемь линий адреса. В результате адресное пространство микропроцессорной системы увеличилось до 16 Мегабайт. Структура нового адресного пространства приведена на рисунке 5, а принцип формирования нового адреса с использованием переключателя страниц приведён на рисунке 6.

Рисунок 5. Структура страничного адресного пространства

Рисунок 6. Формирование адреса с использованием переключателя страниц

Метод страничной адресации прост в реализации и при формировании адреса физической памяти не приводит к дополнительным временным задержкам, но при использовании многозадачного режима работы процессора для каждой активной задачи выделяется целая страница в системной памяти микропроцессора. При такой работе в системной памяти процессора остаётся много неиспользуемых областей. Решить возникшую проблему позволяет метод сегментной организации памяти.

При сегментном методе организации памяти для расширения адресного пространства используется базовый регистр, относительно которого производится адресация команд или данных в программе. Разрядность базового регистра обычно выбирают равной разрядности счётчика команд. В качестве базового регистра, как и при страничной организации памяти, можно использовать параллельный порт.

Для формирования физического адреса используется параллельный двоичный сумматор. На входы этого сумматора подаётся содержимое базового регистра и содержимое счётчика команд. Суммирование производится со смещением содержимого базового регистра влево на несколько бит относительно счётчика команд (рисунок 8). В результате максимальный размер сегмента определяется разрядностью программного счётчика, а максимальная неиспользуемая область памяти — смещением базового регистра относительно программного счётчика.

Адресное пространство при использовании сегментного метода адресации приведено на рисунке 7.

Рисунок 7. Пример адресного пространства с разделением на сегменты

Читайте также: Шина bridgestone dueler at 697

Количество сегментов определяется количеством базовых регистров. Сегменты могут перекрываться в адресном пространстве, и тем самым может регулироваться размер памяти, который отводится под каждый конкретный сегмент памяти. В компьютерах семейства IBM PC имеются четыре базовых регистра, определяющих сегмент данных, сегмент программы, сегмент стека и дополнительный сегмент. Информацию в базовые регистры заносит операционная система при переключении задач.

Рисунок 8. Формирование адреса при сегментной адресации

Ещё одним распространённым способом увеличения адресного пространства является применение окон. При использовании окон производится расширение не всего адресного пространства, а только его части. Внутри адресного пространства выделяется некоторая область, которая называется окном. В это окно может отображаться часть другого адресного пространства.

При использовании окон может быть использован как страничный метод отображения адресного пространства, так и сегментный метод отображения адресного пространства в окно.

При использовании страничного метода отображения, конкретная страница другого адресного пространства, которая в данный момент отображается в окно памяти, определяется переключателем страниц, построенному по такому же принципу как это было рассмотрено на рисунке 4.

При использовании сегментного метода отображения, конкретная область адресного пространства, которая будет отображаться в окно, определяется содержимым базового регистра. Если разрядность адреса вспомогательного адресного пространства, отображаемого в окно основной памяти, совпадает с разрядностью базового регистра, то любая область вспомогательной памяти может быть отображена в основную память с точностью до байта.

Принцип построения оконной адресации при отображении страниц показан на рисунке 9.

Рисунок 9. Применение окна для расширения адресного пространства

Оконная адресация часто используется при развитии микропроцессорных семейств, когда размера областей памяти, отведённых для конкретных задач в младших моделях семейства, не хватает для старших моделей семейства, а при этом нужно поддерживать аппаратную совместимость с младшими моделями семейства. В качестве примера можно привести микросхемы I81c96 фирмы INTEL или TMS320c5410 фирмы Texas Instrument, где для расширения области регистров специальных функций используется оконная адресация.

Понравился материал? Поделись с друзьями!

Вместе со статьей «Системная шина микропроцессора» читают:

Видео:Системная шина персонального компьютера ISAСкачать

Системная шина персонального компьютера ISA

17. Системная шина, назначение, состав, характеристики.

Служит для обмена командами и данными между компонентами ЭВМ, расположенными на мат. плате. ПУ подключается к шине через контроллеры (открытая архитектура). передача информации по сист. шине осущ-ся по тактам.

Сист. шина включает в себя:

-кодовую шину данных для //-ой передачи всех разрядов числового кода (машинного слова) операнда из ОЗУ в МПП и обратно (64 разряда)

-кодовую шину адреса ячейки ОЗУ (32 разряда)

-кодовую шину инструкций (команд и управляющих сигналов, импульсов) во все блоки ЭВМ (32 разряда)

-шину питания для подключения блоков ЭВМ к системе энергопитания

Сист. шина обеспечивает 3 направления передачи информации: -между МП и ОЗУ; -между МП и контроллером устройств; -между ОЗУ и Внеш Устр-вами (ВЗУ и ПУ, в режиме прямого доступа к памяти)

Все устройства подключаются к сист. шине через контроллеры — устр-ва, обеспечивающие взаимодействие ВУ и сист. шины.

Для освобождения МП от управления обменом информацией между ОЗУ и ВУ предусмотрен режим Прямого доступа в память (DMA — direct memory access).

Характеристики сист. шины: кол-во обслуживаемых ею устройств и пропускная способность, т.е. макс. возможная скорость передачи информации.

Пропускная способность шины зависит от:

-разрядности шины (или ширины) — кол-во бит, кот. м.б. передано по шине одновременно (сущ-ют 8,16,32, и 64-рязрядные шины);

-тактовой частоты шины — частоты, с кот. передаются биты информации по шине.

Основные характеристики шин:

PCI (Peripheral Component Interconnect) – самая распространенная системная шина. Быстродействие шины не зависит от количества подсоединенных устройств. Поддерживает следующие режимы:

Plug and Play (PnP) – автоматическое определение и настройка подключенного к шине устройства;

Bus Mastering – режим единоличного управления шиной любым устройством, подключенным к шине, что позволяет быстро передать данные по шине и освободить ее.

AGP (Accelerated Graphics Port) – магистраль между видеокартой и ОЗУ. Разработана, так как параметры шины PCI не отвечают требованиям видеоадаптеров по быстродействию. Шина работает на большей частоте, что позволяет ускорить работу графической подсистемы ЭВМ.

Читайте также: Что за шины кама 232

Разрядность шины данных/адреса, бит

Пропускная способность, Мбит/с

Число подключаемых устройств, шт.

Основные характеристики шин

Видео:Шины ввода-выводаСкачать

Шины ввода-вывода

18. Память эвм и ее характеристики и назначение. Пзу, озу, взу. Организация и физическое представление данных в эвм.

Постоянное и оперативное ЗУ.

ЗУ в ЭВМ состоят из последовательности ячеек, каждая из которых содержит значение 1-ого байта и имеет собственный номер (адрес), по которому происходит обращение к ее содержимому. Все данные в ЭВМ хранятся в двоичном виде (0,1).

ЗУ характеризуется 2-мя параметрами:

-объем памяти — размер в байтах, доступных для хранения информации

-Время Доступа к ячейкам памяти — средний временной интервал в течении кот. находится требуемая ячейка памяти и из нее извлекаются данные.

Оперативное запоминающее устройство (ОЗУ; RAM – Random Access Memory) предназначено для оперативной записи, хранения и чтения информации (программ и данных), непосредственно участвующей в информационно-вычислительном процессе, выполняемом ЭВМ в текущий период времени. После выключения питания ЭВМ, информация в ОЗУ уничтожается. (В ЭВМ на базе процессоров Intel Pentium используется 32-разрядная адресация. Т.е число адресов 2 32 , то есть возможное адресное пространство составляет 4,3 Гбайт. время доступа 0,005-0,02 мкс. 1 с = 10 6 мкс.

Постоянное запоминающее устройство (ПЗУ; ROM – Read Only Memory) хранит неизменяемую (постоянную) информацию: программы, выполняемые во время загрузки системы, и постоянные параметры ЭВМ. В момент включения ЭВМ в его ОЗУ отсутствуют данные, так как ОЗУ не сохраняет данные после выключения ЭВМ. Но МП необходимы команды, в том числе и сразу после включения. Поэтому МП обращается по специальному стартовому адресу, который ему всегда известен, за своей первой командой. Этот адрес из ПЗУ. Основное назначение программ из ПЗУ состоит в том, чтобы проверить состав и работоспособность системы и обеспечить взаимодействие с клавиатурой, монитором, жесткими и гибкими дисками. Обычно изменить информацию ПЗУ нельзя. Объем ПЗУ 128-256 Кбайт, время доступа 0,035-0,1 мкс. Так как объем ПЗУ небольшой, но время доступа больше, чем у ОЗУ, при запуске все содержимое ПЗУ считывается в специально выделенную область ОЗУ.

Энергонезависимая память CMOS RAM (Complementary Metal-Oxide Semiconductor RAM), в которой хранятся данные об аппаратной конфигурации ЭВМ: о подключенных к ЭВМ устройствах и их параметры, параметры загрузки, пароль на вход в систему, текущее время и дата. Питание памяти CMOS RAM осуществляется от батарейки. Если заряд батарейки заканчивается, то настройки, хранящиеся в памяти CMOS RAM, сбрасываются, и ЭВМ использует настройки по умолчанию.

ПЗУ и память CMOS RAM составляют базовую систему ввода-вывода (BIOS – Basic Input-Output System).

Внешние ЗУ. ВЗУ для долговременного хранения и транспортировки информации. ВЗУ взаимодействуют с сист. шиной через контроллеры ВЗУ (КВЗУ). КВЗУ обеспечивают интерфейс ВЗУ и сист. шины в режиме прямого доступа к памяти, т.е. без участия МП. ИНТЕРФЕЙС — это совокупность связей с унифицированными сигналами и аппаратуры, предназначенной для обмена данными между устройствами вычислительной системы.

ВЗУ можно разделить по критерию транспортировки на ПЕРЕНОСНЫЕ и СТАЦИОНАРНЫЕ. Переносные ВЗУ состоят из носителя, подключ-ого к порту вв/вывода (обычно ЮСБ), (флеш-память) или носителя и привода (накопители на ГМД, приводы СиДи и ДВД). В стационарных ВЗУ носитель и привод объединены в единое устройство (НЖМД). Стационарные ВЗУ предназначены для хранения информации внутри ЭВМ.

Перед первым использованием или в случае сбоев ВЗУ необходимо ОТФОРМАТИРОВАТь — записать на носитель служебную информацию.

Основные Технические Характеристики ВЗУ

-Информационная емкость определяет наибольшее кол-во ед. данных, кот может одновременно хранить в ВЗУ (зависит от площади объема носителя и плотности записи.)

-Плотность записи — число бит информации, записанных на единице поверхности носителя. Различают продольную плотность (бит/мм), и поперечную плотность.//

-Время доступа — интервал времени от момента запроса (чтения или записи) до момента выдачи блока (включая время поиска инфции на носителе и время чтения или записи.)

-Скорость передачи данных определяет кол-во данных, считываемых или записываемых в единицу времени и зависит от скорости движения носителя, плотности записи, числа каналов и тп.

  • Свежие записи
    • Нужно ли менять пружины при замене амортизаторов
    • Скрипят амортизаторы на машине что делать
    • Из чего состоит стойка амортизатора передняя
    • Чем стянуть пружину амортизатора без стяжек
    • Для чего нужны амортизаторы в автомобиле


    🎬 Видео

    Как работает компьютер? Шины адреса, управления и данных. Дешифрация. Взгляд изнутри!Скачать

    Как работает компьютер? Шины адреса, управления и данных. Дешифрация. Взгляд изнутри!

    Тема 13. Аппаратные средства компьютера. Внешние устройстваСкачать

    Тема 13. Аппаратные средства компьютера. Внешние устройства

    лекция 403 CAN шина- введениеСкачать

    лекция 403  CAN шина- введение

    Компьютер — универсальная система обработки информации | Информатика 10-11 класс #15 | ИнфоурокСкачать

    Компьютер — универсальная система обработки информации | Информатика 10-11 класс #15 | Инфоурок

    Компьютер как универсальное устройство обработки информацииСкачать

    Компьютер как универсальное устройство обработки информации

    АПС Л19. ШиныСкачать

    АПС Л19.  Шины

    Системная шина персонального компьютера AGPСкачать

    Системная шина персонального компьютера  AGP

    Системная шина персонального компьютера PCIСкачать

    Системная шина персонального компьютера PCI

    CAN шина👏 Как это работаетСкачать

    CAN шина👏 Как это работает

    Средства и системы обработки информации. Институт "РОПКиП"Скачать

    Средства и системы обработки информации. Институт "РОПКиП"

    Системные шины персонального компьютера для ...Скачать

    Системные шины персонального компьютера для ...

    АПС Л14. ШиныСкачать

    АПС Л14. Шины

    Введение в архитектуру компьютеровСкачать

    Введение в архитектуру компьютеров

    лекция 417 Чтение и запись данных на общую шинуСкачать

    лекция 417 Чтение и запись данных на общую шину

    ОБРАЗ "МАТРИЦА" - системная шинаСкачать

    ОБРАЗ "МАТРИЦА" - системная шина

    АПС Л19. ШиныСкачать

    АПС Л19. Шины
Поделиться или сохранить к себе:
Технарь знаток